avisos
Conteúdo da prova
Parte do conteúdo da prova envolverá conceitos abordados nos seminários. Como referência para essa parte, estudem o livro do Stallings, Capítulos 4 a 8, 11 e 14. Dica: estudem pelos questionários no final de cada capítulo. Outra parte do conteúdo serão elementos de arquiteturas de computadores e seu comportamento descritos em VHDL. Finalmente, pode haver exercício(s) a respeito de assembly, retomando conhecimentos adquiridos no início da disciplina, bem como as novidades introduzidas com o processador Cesar. |
Estudo sobre máquinas de estados finitos
Enunciados aqui. Entrega por email, no corpo do email. Assunto: GSI0132010_2 HW FSM Data/horário: 3/11/2010 18h:59 |
Aula de reposição
MI Circ./DIRAC/ no: 031/10
Da : Diretora de Administração e Controle Acadêmico
Para: Coordenadores dos Cursos de Graduação
Prezado (a) Coordenador (a),
Complementando informações enviadas no MI Circ./DIRAC/no029/2010, de 20 de outubro de 2010, acrescentamos que:
· Encontra-se em anexo a Resolução CONGRAD 25/2009 ˆ Calendário Acadêmico da Graduação 2010, com as alterações propostas pela Resolução CONGRAD 22/2010 de 16 de agosto de 2010 .
· O próximo dia 05 de novembro de 2010, que estava previsto, no Calendário Acadêmico da Graduação 2010, como dia de reposição de aula de 2ª feira passou, com a alteração proposta, a ser reposição de aula de 3ª feira.
Solicitamos dessa Coordenação a especial gentileza de divulgação da informação acima aos docentes e discentes de seu curso.
Estamos à disposição para quaisquer informações adicionais porventura necessárias, por meio do e-mail secdirac@prograd.ufu.br, dirac@prograd.ufu.br ou pelo telefone 3239.4277.
Atenciosamente,
Márcia Cristina Soares Cabrera de Souza
|
Homework 5
Descrever em VHDL um somador de 8 bits que, além do resultado da soma, também informe flags de carry, zero, overflow e negativo. Desenvolva também o testbench correspondente a esse somador. O trabalho deve ser feito em grupos de 3 alunos. Entregue os dois arquivos vhdl em um só anexo compactado e nomeado como somador8_mat.zip, onde "_mat" deve ser substituído pelo número de matrícula de um dos membros do grupo. O assunto do email deve ser GSI0132010_2 HW5. No corpo do email deve aparecer o nome dos alunos e suas respectivas matrículas. Os arquivos VHDL devem estar comentados. |
Exercícios para 28 de setembro de 2010
Na página do Material de Apoio da disciplina você encontrará um estudo dirigido que trás questões complementares às questões da prova. A data de entrega é hoje mesmo, 28/09/2010, até as 23h59. O estudo também pode ser encontrado aqui. |
Exercícios para 21 de setembro
Na página de Material de Apoio você encontra uma lista de 5 exercícios para o processador Ramses. Importante ressaltar que esses exercícios devem ser resolvidos com auxílio do montador Daedalus. Esse montador e sua documentação estão na mesa página que os simuladores. |
Exercício de 2 de setembro de 2010
Coloquem no assunto do email GSI0132010_2 HW3. O exercício deve ser entregue até as 23h59 de 3/9/2010. |
Estudo dirigido para 8 e 9 de setembro
Os assuntos para as mensagens e as especificações para os anexos estão nos arquivos .rtf na seção de material de apoio. |
Questões para dia 19 de agosto
|