Avaliação

A avaliação dar-se-á através de provas, trabalhos e atividades em aula, da seguinte forma:
  • 2 provas valendo 60% da nota final (30% + 30%) (P1 e P2)
  • 1 trabalho em grupo valendo 30% da nota final (TF)
  • atividades de fixação valendo 10% da nota final
Observações:
  1. O trabalho será em grupos de no máximo 5 e no mínimo 4 alunos.
  2. Atenção: Para que haja aprovação,  além da nota igual ou superior a 60, o aluno precisa ter pelo menos 75% de presença. Não existe abono de faltas.
  3. A chamada pode ocorrer no início ou no final das aulas, a critério do professor. Atrasos na chegada ou saídas antes do horário previsto acarretarão faltas.

Datas
  • P1: 22/07/2013
  • TF (versão inicial): 31/07/2013
  • P2: 16/09/2013
  • PSub (para casos previstos nas normas): 18/09/2013
  • TF (versão final): 18/09/2013

Especificação do Trabalho Final



Provas

As provas ordinárias (P1 e P2) serão objetivas e não cumulativas, compreendendo entre 10 e 20 questões de múltipla escolha.

Só haverá uma prova substitutiva (PS), para os casos expressamente previstos nas Normas de Graduação da UFU, respeitado o trâmite formal. Caso o aluno perca mais de uma prova, esta única prova substitutiva terá seu peso dobrado. O conteúdo desta prova será cumulativo. A PS poderá ser subjetiva.


Atividades de fixação
As atividades são individuais ou em duplas, conforme especificado em cada data.
A entrega será por email, para professor AT danielmesquita PONTO com.
O assunto do email deve ser EXATAMENTE o seguinte: GSI013 2013_1 Atividade # (onde "#" deve ser substituído pelo número da atividade em questão). No corpo do email deve constar o nome do(s) aluno(s) e seu(s) número(s) de matrícula(s).
Os trabalhos devem estar em pdf quando nada for indicado, ou em .zip no caso de descrições de hardware.
  • Atividade 1: 27/05/2013 - Revisão de sistemas numéricos E de álgebra booleana - individual
  • Atividade 2: 03/06/2013 - Estudo dirigido sobre FPGA - individual
  • Atividade 3: 10/06/2013 - Descrição e Testbench em VHDL do somador de 8 bits - duplas
  • Atividade 4: 17/06/2013 - Projeto do somador no Quartus II (pronto para síntese) - duplas
  • Atividade 5: 01/07/2013 - Nova especificação 26/06/2013 - Projeto de um LFSR no Quartus II (pronto para síntese) - duplas es
  • Atividade 6: 10/07/2013 - Trabalho sobre máquinas de estados - duplas
  • Atividade 7: 29/07/2013 - Programa em assembly (a especificar no dia) - Individual
  • Atividade 8: 21/08/2013 - Programa de ordenação em assembly - duplas
  • Atividade 9: 26/08/2013 - Estudo dirigido sobre Lei de Moore - individual
  • Atividade 10: 16/09/2013 - Resumo dos seminários - duplas



Subpáginas (2): Atividade 5 Trabalho Final
Comments